- Intergrated Injection Logic - 설계에 대한 고찰과 실험결과
- ㆍ 저자명
- 서광석,김충기
- ㆍ 간행물명
- 電子工學會誌
- ㆍ 권/호정보
- 1979년|16권 2호|pp.7-14 (8 pages)
- ㆍ 발행정보
- 대한전자공학회
- ㆍ 파일정보
- 정기간행물| PDF텍스트
- ㆍ 주제분야
- 기타
Integrated Injecton Logic의 설계를 npn transistor 의 상향전류증폭율, βu 을 중심으로 하여 검토하였다. I2L 기본회로의 DC, AC특성과 npn transistor의 베이스 전류성분을 측정하기 위하여 test structure를 제작하였으며 또한 I2L T flip-flop도 설rP, 제작하였다. 제작된 test structure의 특성은 βe가 10, speed-power product가 2.6p.J/gate, 최소 전달지연 시간이 36 nsec 였으며 T flip-flop은 3.5 MHz 까지 동작하였다.
Design considerations of I2L are discussed with particular emphasis on the upward current gain of the npn transistor, 6J Several test structures have been fabricated to measure the DC and AC characteristics of the I2L basic cell and the base current components of the npn transistor. A T flip-flop has also been designed and fabricated using the I2L technology. The upward current gain of 10 the speed -power product of the 2.6pJ/gate and the minimum propagation delay time of 36 nsec have been obtained from the test structure. The maxmum toggle frequency of the T flip -flop has been measured to be 3.5 MHz.