기관회원 [로그인]
소속기관에서 받은 아이디, 비밀번호를 입력해 주세요.
개인회원 [로그인]

비회원 구매시 입력하신 핸드폰번호를 입력해 주세요.
본인 인증 후 구매내역을 확인하실 수 있습니다.

회원가입
서지반출
PLL 주파수 합성기에서 발생하는 위상잡음의 영향
[STEP1]서지반출 형식 선택
파일형식
@
서지도구
SNS
기타
[STEP2]서지반출 정보 선택
  • 제목
  • URL
돌아가기
확인
취소
  • PLL 주파수 합성기에서 발생하는 위상잡음의 영향
저자명
조형래,최정수
간행물명
韓國電磁波學會論文誌
권/호정보
2001년|12권 6호|pp.865-870 (6 pages)
발행정보
한국전자파학회
파일정보
정기간행물|
PDF텍스트
주제분야
기타
이 논문은 한국과학기술정보연구원과 논문 연계를 통해 무료로 제공되는 원문입니다.
서지반출

기타언어초록

이 논문에서는, PLL주파수 합성기의 VCO로부터의 위상잡음이 64 QAM 시스템 성능에 미치는 영향을 분석하려 한다. 발진기에서 발생하는 위상잡음을 실제와 유사하게 예측하기 위해 발진기의 입력 충격 전류가 소신호일 때를 가정하여 선형 시변(linear time-varying : LTV) 모형을 고려하였으며 64 QAM 시스템에서 위상잡음이 복조부에서 검출과정을 거칠 때 위상잡음이 없는 백색정규잡음 환경에서의 BER과 비교하여 어느 정도 시스템 성능을 떨어뜨리는지를 분석한다.

기타언어초록

In this paper, we analyse the effect of phase noise from PLL frequency synthesizer on 64 QAM when detecting corrupted signals. To predict the phase noise of an oscillator very accurately, we assume that the oscillator is linearly time-varying when the input impulsive current to the oscillator is small. The performance of the detector which detects the corrupted signal by oscillator phase noise is compared with that when the detector is only affected by AWGN and then analyse how much the phase noise degrades the system performance for 64 QAM.