기관회원 [로그인]
소속기관에서 받은 아이디, 비밀번호를 입력해 주세요.
개인회원 [로그인]

비회원 구매시 입력하신 핸드폰번호를 입력해 주세요.
본인 인증 후 구매내역을 확인하실 수 있습니다.

회원가입
서지반출
고속 데이터 통신을 위한 Blind DFE Equalizer의 설계
[STEP1]서지반출 형식 선택
파일형식
@
서지도구
SNS
기타
[STEP2]서지반출 정보 선택
  • 제목
  • URL
돌아가기
확인
취소
  • 고속 데이터 통신을 위한 Blind DFE Equalizer의 설계
저자명
박원흠,선우명훈
간행물명
한국통신학회논문지. The Journal of Korea Information and Communications Society. 통신이론 및 시스템
권/호정보
2002년|27권 |pp.704-711 (8 pages)
발행정보
한국통신학회
파일정보
정기간행물|
PDF텍스트
주제분야
기타
이 논문은 한국과학기술정보연구원과 논문 연계를 통해 무료로 제공되는 원문입니다.
서지반출

기타언어초록

본 논문에서는 케이블 모뎀을 위한 DFE(Decision Feedback Equalizer) 구조의 blind 등화기를 설계하였다. 변복조 방식은 64/256 QAM이며 채널 적응 알고리즘으로는 제안한 MMA(Multi-Modulus Algorithm)와 LMS (Least Mean Square) 알고리즘을 같이 사용하였다. MMA 알고리즘과 DFE 구조를 가진 등화기는 본 논문에서 처음 제안한다. 기존의 MMA 등화기는 두 개의 FIR 필터를 사용하여 두 개의 탭 계수를 갱신하였으나, 본 논문에서 제안하는 MMA 알고리즘은 하나의 탭 계수 갱신만으로 채널 등화가 가능하도록 제안하였으며, DFE 구조에 적용하여 두 개의 DFE 필터를 사용하여 채널 적응 능력을 높히고 탭 수를 줄였다. 0.35 $mu extrm{m}$ standard cell library를 이용하여 ASIC 칩을 설계하였다. 설계한 등화기는 약 16만개의 게이트 수와 8 MHz의 동작속도를 보였으며 데이터 전송 속도는 64Mbps까지 지원한다.

기타언어초록

This paper proposes a DFE (Decision Feedback Equalizer) equalizer ASIC using the Multi-Modulus Algorithm (MMA) for cable modem applications. We believe that it is the first effort to combine the DFE structure and the MMA algorithm. The proposed equalizer has been designed for 64/256 QAM modems. The existing MMA equalizer uses two transversal filters and updates two tap weights while the proposed equalizer uses two DFE filter banks to improve the channel adaptive performance and to reduce the number of taps and updates only one tap weights. We have used the 0.35 $mu extrm{m}$ standard cell library. The implemented equalizer ASIC operates at 8 MHz and provides 64 Mbps which is higher than existing equalizers. The total number of gates are about 160,000.