- 0.18 um CMOS 공정을 이용한 UWB 단일 입력-차동 출력 이득 제어 저잡음 증폭기 설계
- ㆍ 저자명
- 정무일,최용열,이창석,Jeong. Moo-Il,Choi. Yong-Yeol,Lee. Chang-Suk
- ㆍ 간행물명
- 韓國電磁波學會論文誌
- ㆍ 권/호정보
- 2008년|19권 3호|pp.358-365 (8 pages)
- ㆍ 발행정보
- 한국전자파학회
- ㆍ 파일정보
- 정기간행물| PDF텍스트
- ㆍ 주제분야
- 기타
본 논문에서는 CMOS 0.18 um 공정을 이용하여 UWB(Ultra Wide Band) 시스템의 낮은 대역 $3.1{sim}4.8GHz$에서 사용할 수 있는 단일 입력-차동 출력 이득 제어 저잡음 증폭기를 설계하였다. 측정 결과는 높은 이득 모드에서 차동 출력 전력 이득은 각각 $14.1{sim}15.8dB,;13.3{sim}15dB$로, 입력 반사 계수는 -10dB 이하로, lIIP3는 -19.3dBm, 잡음 지수는 $4.85{sim}5.09dB$로 측정되었으며, 이때 전원 전압 1.8V에서 사용 전력은 19.8 mW를 사용하였다. 낮은 이득 모드에서 차동 출력 전력 이득은 각각 $-6.1{sim}-4.2dB,;-7.6{sim}-5.6dB$로, 입력 반사 계수는 -10dB 이하로, IIP3는 -1.45 dBm, 잡음 지수는 $8.8{sim}10.3dB$로 측정되었으며, 이때 전원 전압 1.8V에서 사용 전력은 5.4mW를 사용하였다.
A differential-gain-controlled LNA is designed and implemented in 0.18 um CMOS technology for $3.1{sim}4.8GHz$ UWB system. In high gain mode, measurements show a differential power gain of $14.1{sim}15.8dB,;13.3{sim}15dB$, respectably, an input return loss higher then 10dB, an input IP3 of -19.3 dBm, a noise figure of $4.85{sim}5.09dB$, while consuming only 19.8 mW of power from a 1.8V DC supply. In low gain mode, measurements show a differential power gain of $-6.1{sim}-4.2dB,;-7.6{sim}-5.6dB$, respectably, an input return loss higher then 10dB, an input IP3 of -1.45 dBm, a noise figure of $8.8{sim}10.3dB$, while consuming only 5.4mW of power from a 1.8V DC supply.