기관회원 [로그인]
소속기관에서 받은 아이디, 비밀번호를 입력해 주세요.
개인회원 [로그인]

비회원 구매시 입력하신 핸드폰번호를 입력해 주세요.
본인 인증 후 구매내역을 확인하실 수 있습니다.

회원가입
서지반출
스위칭 손실을 최소화한 부스트 방식의 역률 개선 회로
[STEP1]서지반출 형식 선택
파일형식
@
서지도구
SNS
기타
[STEP2]서지반출 정보 선택
  • 제목
  • URL
돌아가기
확인
취소
  • 스위칭 손실을 최소화한 부스트 방식의 역률 개선 회로
저자명
이효재,최현칠,Lee. Hyo-Jae,Choi. Hyun-Chil
간행물명
전력전자학회 논문지
권/호정보
2011년|16권 2호|pp.122-129 (8 pages)
발행정보
전력전자학회
파일정보
정기간행물|
PDF텍스트
주제분야
기타
이 논문은 한국과학기술정보연구원과 논문 연계를 통해 무료로 제공되는 원문입니다.
서지반출

기타언어초록

본 논문에서는 소프트 스위칭 방식의 부스트 회로를 이용한 역률 개선 회로를 새롭게 제안하였다. 제안한 역률개선 회로를 구성하는 내부 회로는 기존 PWM 부스트 회로와 전반적인 동작은 동일하며 단지 스위칭 순간에만 영전압 혹은 영전류 스위칭 동작을 하게 된다. 따라서 기존의 PWM 회로와 같이 제어가 용이할 뿐만 아니라 소프트 스위칭에 의한 고효율 성능을 얻게 된다. 본 논문에서는 이러한 소프트 스위칭 회로를 이용하여 높은 효율을 가지는 역률 개선 회로를 체계적으로 설계하기 위한 방안을 제시하였다. 아울러 실험을 통하여 이러한 설계방법의 타당성과 제안한 역률 개선 회로의 우수성을 입증하였다.

기타언어초록

In this paper, a new power factor correction circuit(PFC) based on a soft-switched boost scheme is proposed. Except for some soft-switching transition intervals, it operates exactly like the conventional boost scheme. Thus the desirable features of both high efficiency and easy control can be obtained. The design guidelines are suggested to achieve high efficiency. To verify the superior performance of the proposed circuit, experiment and simulation is carried out.