기관회원 [로그인]
소속기관에서 받은 아이디, 비밀번호를 입력해 주세요.
개인회원 [로그인]

비회원 구매시 입력하신 핸드폰번호를 입력해 주세요.
본인 인증 후 구매내역을 확인하실 수 있습니다.

회원가입
서지반출
A CMOS Stacked-FET Power Amplifier Using PMOS Linearizer with Improved AM-PM
[STEP1]서지반출 형식 선택
파일형식
@
서지도구
SNS
기타
[STEP2]서지반출 정보 선택
  • 제목
  • URL
돌아가기
확인
취소
  • A CMOS Stacked-FET Power Amplifier Using PMOS Linearizer with Improved AM-PM
  • A CMOS Stacked-FET Power Amplifier Using PMOS Linearizer with Improved AM-PM
저자명
Kim. Unha,Woo. Jung-Lin,Park. Sunghwan,Kwon. Youngwoo
간행물명
Journal of electromagnetic engineering and science : JEES
권/호정보
2014년|14권 2호|pp.68-73 (6 pages)
발행정보
한국전자파학회
파일정보
정기간행물|ENG|
PDF텍스트
주제분야
기타
이 논문은 한국과학기술정보연구원과 논문 연계를 통해 무료로 제공되는 원문입니다.
서지반출

기타언어초록

A linear stacked field-effect transistor (FET) power amplifier (PA) is implemented using a $0.18-{mu}m$ silicon-on-insulator CMOS process for W-CDMA handset applications. Phase distortion by the nonlinear gate-source capacitance ($C_{gs}$) of the common-source transistor, which is one of the major nonlinear sources for intermodulation distortion, is compensated by employing a PMOS linearizer with improved AM-PM. The linearizer is used at the gate of the driver-stage instead of main-stage transistor, thereby avoiding excessive capacitance loading while compensating the AM-PM distortions of both stages. The fabricated 836.5 MHz linear PA module shows an adjacent channel leakage ratio better than -40 dBc up to the rated linear output power of 27.1 dBm, and power-added efficiency of 45.6% at 27.1 dBm without digital pre-distortion.